Durante muito tempo, os circuitos construídos a partir da Álgebra booleana foram implementados utilizando-se dispositivos electromecânicos.
Portanto, o nível de tensão correspondente a um nível lógico, poderia assumir qualquer valor dependendo apenas das características do projecto.
A partir do surgimento do transístor, procurou-se padronizar os sinais eléctricos correspondentes aos níveis lógicos.
Esta padronização ocasionou o surgimento das famílias de componentes digitais com características bastante distintas.
Tensões dos Níveis Lógicos
Família Lógica TTL
Faixas de tensão correspondentes aos níveis lógicos de entrada:
Entre 2 e 5 Volt, nível lógico 1
Entre 0,8V e 2V o componente não reconhece os níveis lógicos 0 e 1, devendo portanto, ser evitada em projectos de circuitos digitais.
Entre 0 e 0,8 Volt, nível lógico 0
Faixas de tensão correspondentes aos níveis lógicos de saída:
Entre 2,4 e 5 Volt, nível lógico 1
Entre 0,3 e 0,5 Volt, nível lógico 0
Família Lógica CMOS
Faixa de alimentação que se estende de 3V a 15V ou 18V, dependendo do modelo.
A família CMOS possui também, uma determinada faixa de tensão para representar os níveis lógicos de entrada e de saída, porém estes valores dependem da tensão de alimentação e da temperatura ambiente.
Sem comentários:
Enviar um comentário